قامت شركة Bolt Graphics بتسجيل شريحة الاختبار الخاصة بوحدة معالجة الرسومات Zeus الخاصة بها والتي تهدف إلى خفض تكلفة HPC وتقديم أعباء العمل بما يصل إلى 17 مرة. ومن المقرر أن يتم إنتاج الحجم في الربع الرابع من عام 2027.
يقول بولت إن الشركات قامت بتحسين بنيات الحوسبة لتحقيق أعلى أداء بدلاً من كفاءة التكلفة، مما جعل تكلفة البنية التحتية عائقًا أساسيًا.
وبما أن غالبية أعباء العمل لا تزال تعتمد على هذه البنى، فإن قطاعات كبيرة من السوق المتاحة تظل غير قابلة للحياة اقتصاديًا.
يقول مؤسس بولت والرئيس التنفيذي والمدير التنفيذي للتكنولوجيا درويش سينغ: “ينمو الطلب على الحوسبة بشكل كبير، لكن التكلفة تظل العامل المقيد. ونحن نعتقد أن الجيل القادم من الحوسبة سيتم تحديده ليس فقط من خلال الأداء ولكن من خلال الكفاءة. هدفنا هو تغيير اقتصاديات الحوسبة بشكل أساسي.”
تدمج منصة Zeus بنية GPU مخصصة مع مجموعة برامج كاملة لإنشاء نظام موحد مصمم للعمل عبر أسواق حوسبة متعددة.
تستخدم المنصة عمليات أشباه الموصلات الراسخة، مع تصميم شريحة الاختبار بنجاح في TSMC 12 FFC. تعالج بنية Zeus القابلة للتطوير أيضًا العقد المتقدمة، بما في ذلك 5 نانومتر.
ستستهدف Zeus في البداية HPC وأحمال عمل العرض التي تبلغ قيمتها أكثر من 55 مليار دولار أمريكي، وحيث لا يزال أكثر من 90% من الحوسبة تعمل على وحدات المعالجة المركزية (CPUs) ثم تتوسع إلى أعباء عمل الألعاب والذكاء الاصطناعي.




